IOMap - FMTOWNS知識WIKI
0032 シリアルROM制御レジスタ R B W B 0034 SCSIモードステータスレジスタ R B 0040 タイマカウントレジスタ PIT1 R/W B
0032 シリアルROM制御レジスタ R B W B 0034 SCSIモードステータスレジスタ R B 0040 タイマカウントレジスタ PIT1 R/W B
D7 D6 D5 D4 D3 D2 D1 D0 W D7-D0 : 送受信データ 送信時はステータスレジスタ1のTxRDYビットが1である事を確認してからデータを書き込む事 受信時はステータスレジスタ1のRxRDYビットが1である
ルリセット 1=インターナル(内部)リセット RTS : RS信号の制御 0=RS信号OFF / 1=RS信号ON ERRRST : ステータスレジスタ1のPE,OE,FEフラグのリセット 1=エラーリセット SBRK : ブレーク信号の送信制御 0=送信停止 / 1=
ステータスレジスタ2対応モデル : 全モデルI/Oアドレス : 0802h ビット構成 R/W 7 6 5 4 3 2 1 0 R 不定 SLCT RINF3 RINF2 RINF1
ステータスレジスタ1対応モデル : 全モデルI/Oアドレス : 0800h ビット構成 R/W 7 6 5 4 3 2 1 0 R BUSY PE FUSE THSN POW ACK
A. ステータスレジスタとは、コンピュータのプロセッサなどにおいて、フラグのビットの集まったワードをその内容とするレジスタです。参考URL:https://ja.wikipedia.org/wiki/%E3%82%B9%E3%83%86%E3%83%BC%E3%82%BF%E3%
ビットの並びより、一覧のDIR0と表記すべき箇所がDIR2と表記されているものと思われる 75ページ DMAC I/O 00ABH ステータスレジスタ TC3~TC0 誤:「DMA転送が指定されたバイト数終了したかどうかを示す。」 正:「DMA転送が指定されたバイト数終了
PCカードステータスレジスタ対応モデル : SNI/Oアドレス : 4014h ビット構成 R/W 7 6 5 4 3 2 1 0 R ? ? ? ? ? PCD-1 PCD-0
メモリカードステータスレジスタ対応モデル : 全機種I/Oアドレス : 048Ah ビット構成 R/W 7 6 5 4 3 2 1 0 R CHANGE 不定 RED YELLOW (RDY
CDC マスタステータスレジスタ対応モデル : 全機種I/Oアドレス : 04C0h ビット構成 R/W 7 6 5 4 3 2 1 0 R SIRQ DEI STSF DTSF 不定
システムステータスレジスタ対応モデル : 全機種I/Oアドレス : 0400h ビット構成 R/W 7 6 5 4 3 2 1 0 R 不定 解像度 解像度: ディスプレイの解像度 0=中解像度(
システムステータスレジスタ対応モデル : 全機種I/Oアドレス : 0404h ビット構成 R/W 7 6 5 4 3 2 1 0 R MAINMEM 不定 W 0 0 0
FDI/Fドライブステータスレジスタ対応モデル : 全機種I/Oアドレス : 0208h ビット構成 R/W 7 6 5 4 3 2 1 0 R FD2 FDC 0 FDDV2 FDDV1
CDC CDサブコードステータスレジスタ対応モデル : 全機種I/Oアドレス : 04CCh ビット構成 R/W 7 6 5 4 3 2 1 0 R 不定 OVER RUN SUBC DAT
DMACステータスレジスタ対応モデル : 全モデルI/Oアドレス : 00ABh ビット構成 R/W 7 6 5 4 3 2 1 0 R REQUEST TERMINAL COUNT RQ3
FDCステータスレジスタ対応モデル : 全モデルI/Oアドレス : 0200h ビット構成 R/W 7 6 5 4 3 2 1 0 R D7 D6 D5 D4 D3 D2 D1
CDC ステータスレジスタ対応モデル : 全機種I/Oアドレス : 04C2h ビット構成 R/W 7 6 5 4 3 2 1 0 R D7 D6 D5 D4 D3 D2 D1
音源制御 FM音源ステータスレジスタ対応モデル : 全機種I/Oアドレス : 04D8h ビット構成 R/W 7 6 5 4 3 2 1 0 R BUSY 不定 FLAG B FLAG
SUBステータスレジスタ対応モデル : 全モデルI/Oアドレス : FDA0h アドレス R/W 7 6 5 4 3 2 1 0 FDA0h R 不定 HSYNC VSYNC HSYNC : 水
FIFOステータスレジスタ対応モデル : ME/MA/MX/MF/Fresh~I/Oアドレス : 0A0Dh ビット構成 R/W 7 6 5 4 3 2 1 0 R/W FIFO INS 1 1
ステータスレジスタ対応モデル : 全モデルI/Oアドレス : 0C32h ビット構成 R/W 7 6 5 4 3 2 1 0 R REQ I/O MSG C/D BUSY 不定 IN
ステータスレジスタ2対応モデル : 全モデルI/Oアドレス : 0A04h ビット構成 R/W 7 6 5 4 3 2 1 0 R 不定 DSR CD CS CI DSR : D
: TxRDY/RxRDY/SYNDETのいずれかによる割り込み 0=なし / 1=あり TxRDY,RxRDY,SYNDETを区別するにはステータスレジスタ1を見る必要が有る
ステータスレジスタ1対応モデル : 全モデルI/Oアドレス : 0A02h ビット構成 R/W 7 6 5 4 3 2 1 0 R DSR SYNDET /BD FE OE PE T
新PCM音源 DMAステータスレジスタ対応モデル : ME/MA/MX/MF/Fresh~I/Oアドレス : 0511h ビット構成 R/W 7 6 5 4 3 2 1 0 R 不定 AUTO IN
NMIステータスレジスタ対応モデル : 全モデルI/Oアドレス : 05C2h ビット構成 R/W 7 6 5 4 3 2 1 0 R 不定 BNMI 不定 BNMI : 拡張バスからNM
ステータスレジスタ対応モデル : 全機種I/Oアドレス : 0602h ビット構成 R/W 7 6 5 4 3 2 1 0 R ST7 ST6 ST5 ST4 F1 F0 IBF
SCSIモードステータスレジスタ対応モデル : HG/UG~I/Oアドレス : 0034h ビット構成 R/W 7 6 5 4 3 2 1 0 R WORD DMA 1 1 1